|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有帐号?立即注册
x
本帖最后由 jianhong_wu 于 2017-7-9 10:13 编辑
老赵-西安:
用AD软件PCB画完后DRC报告:
Net Antennae (Tolerance=0mil) (All) 1
Silk to Silk (Clearance=10mil) (All),(All) 7
Silk To Solder Mask (Clearance=10mil) (IsPad),(All) 122
Minimum Solder Mask Sliver (Gap=10mil) (All),(All) 102
Hole To Hole Clearance (Gap=10mil) (All),(All) 0
Hole Size Constraint (Min=1mil) (Max=100mil) (All) 12
怎么办?
飞翔-唐山:
更改以下这几项:
老赵-西安:
SILK TO SOLDER MASK 这个应该影响不大吧,我知道是啥原因引起的,就是PCB元件制作时,丝印放在了焊盘上或者太近。
象这种PCB封装,DRC时就会出现 SILK TO SOLDER MASK 错误,其实这没多大影响的。
飞翔-唐山:
DRC检查是按照自己设计的规则检查 如果不想报错 要么更改规则 要么更改PCB 这几项实际上不影响电气性能。
|
|