独闷闷网

 找回密码
 立即注册
搜索
查看: 25703|回复: 0
打印 上一主题 下一主题
收起左侧

[原创] 用AD画PCB,出现Silk To Solder,Silk to Silk报错怎么办?已解答。

[复制链接]
跳转到指定楼层
楼主
发表于 2017-7-9 10:12:48 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
本帖最后由 jianhong_wu 于 2017-7-9 10:13 编辑

老赵-西安:
用AD软件PCB画完后DRC报告:
Net Antennae (Tolerance=0mil) (All) 1
Silk to Silk (Clearance=10mil) (All),(All) 7
Silk To Solder Mask (Clearance=10mil) (IsPad),(All) 122
Minimum Solder Mask Sliver (Gap=10mil) (All),(All) 102
Hole To Hole Clearance (Gap=10mil) (All),(All) 0
Hole Size Constraint (Min=1mil) (Max=100mil) (All) 12

怎么办?

飞翔-唐山:
更改以下这几项:





老赵-西安:
SILK  TO SOLDER MASK 这个应该影响不大吧,我知道是啥原因引起的,就是PCB元件制作时,丝印放在了焊盘上或者太近。

象这种PCB封装,DRC时就会出现 SILK  TO SOLDER MASK 错误,其实这没多大影响的。




飞翔-唐山:
DRC检查是按照自己设计的规则检查  如果不想报错  要么更改规则  要么更改PCB   这几项实际上不影响电气性能。

乐于分享,勇于质疑!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|Archiver|手机版|独闷闷网 ( 粤ICP备12007667号-2 )

GMT+8, 2024-11-29 18:26 , Processed in 0.226241 second(s), 21 queries .

快速回复 返回顶部 返回列表